eric2013 发表于 2017-6-6 17:42:42

【干货分享】Silicon Labs发布的时钟树设计方面的技术文档,稍复杂的数字电路中往往

说明:
1. 在高性能应用中,例如通信、无线基础设施、服务器、广播视频以及测试和测量装置,当系统集成更多功能并需要提高性能水平时,硬件设计就变得日益复杂, 为系统提供参考时序的板级时钟树也走向这种趋势。 在进行时钟树设计时, “一成不变”的策略并不适用,优化时钟树以满足性能和成本的要求取决于多种因素,包括系统架构、集成电路(IC)时序需求(频率、信号格式等)和终端应用的抖动需求。
2. 因为是Silincon labs发的,自然要介绍他们自己的产品,大家可以作为了解知识。
3. 官方地址:http://www.silabs.com/whitepapers/clock-tree-101-timing-basics。
==========================
常用的晶体,晶体振荡器,VCXO:



时钟和振荡器器件的选择标准:


Silicon Labs的时钟发生器器件:


Silicon Labs的时钟发缓冲器件:


Silicon Labs的Jitter Attenuators:


整体组装效果:




eric2013 发表于 2017-6-7 02:06:17



tianqi911 发表于 2020-7-2 11:18:31

:lol浏览一下,头疼的时钟树。
页: [1]
查看完整版本: 【干货分享】Silicon Labs发布的时钟树设计方面的技术文档,稍复杂的数字电路中往往