硬汉嵌入式论坛

 找回密码
 立即注册
12
返回列表 发新帖
楼主: 席萌0209
收起左侧

[DSP] 做 DSP 最应该懂得157 个问题(问答)

[复制链接]

740

主题

1326

回帖

3546

积分

管理员

春暖花开

Rank: 9Rank: 9Rank: 9

积分
3546
QQ
 楼主| 发表于 2014-8-8 11:14:05 | 显示全部楼层
五十.C程序的代码和数据如何定位
1系统定义:
.cinit 存放C程序中的变量初值和常量;
.const 存放C程序中的字符常量、浮点常量和用const声明的常量;
tch 存放C程序tch语句的跳针表;
.text 存放C程序的代码;
.bss C程序中的全局和静态变量保留存储空间;
.far C程序中用far声明的全局和静态变量保留空间;
.stack C程序系统堆栈保留存储空间用于保存返回地址、函数间的参数传递、存储局部变量和保存中间结果;
.sysmem 用于C程序中malloccallocrealloc函数动态分配存储空间
2用户定义:
#pragma CODE_SECTION (symbol "section name");
#pragma DATA_SECTION (symbol "section name")
努力打造安富莱高质量微信公众号:点击扫描图片关注
回复

使用道具 举报

740

主题

1326

回帖

3546

积分

管理员

春暖花开

Rank: 9Rank: 9Rank: 9

积分
3546
QQ
 楼主| 发表于 2014-8-8 11:14:38 | 显示全部楼层
五十一.cmd文件
3部分组成:
1)输入/输出定义:.obj文件:链接器要链接的目标文件;.lib文件:链接器要链接的库文件;.map文件:链接器生成的交叉索引文件;.out文件:链接器生成的可执行代码;链接器选项
2)MEMORY命令:描述系统实际的硬件资源
3)SECTIONS命令:描述""如何定位
努力打造安富莱高质量微信公众号:点击扫描图片关注
回复

使用道具 举报

740

主题

1326

回帖

3546

积分

管理员

春暖花开

Rank: 9Rank: 9Rank: 9

积分
3546
QQ
 楼主| 发表于 2014-8-8 11:15:31 | 显示全部楼层
五十二.为什么要设计CSL?
1DSP片上外设种类及其应用日趋复杂
2提供一组标准的方法用于访问和控制片上外设
3免除用户编写配置和控制片上外设所必需的定义和代码


五十三.什么是CSL?
1用于配置、控制和管理DSP片上外设
2已为C6000C5000系列DSP设计了各自的CSL
3CSL库函数大多数是用C语言编写的并已对代码的大小和速度进行了优化
4CSL库是可裁剪的:即只有被使用的CSL模块才会包含进应用程序中
5CSL库是可扩展的:每个片上外设的API相互独立增加新的API对其他片上外设没有影响


五十四.CSL的特点
1片上外设编程的标准协议:定义一组标准的APIs:函数、数据类型、宏;
2对硬件进行抽象提取符号化的片上外设描述:定义一组宏用于访问和建立寄存器及其域值
3基本的资源管理:对多资源的片上外设进行管理;
4已集成到DSP/BIOS:通过图形用户接口GUICSL进行配置;
5使片上外设容易使用:缩短开发时间增加可移植.
努力打造安富莱高质量微信公众号:点击扫描图片关注
回复

使用道具 举报

740

主题

1326

回帖

3546

积分

管理员

春暖花开

Rank: 9Rank: 9Rank: 9

积分
3546
QQ
 楼主| 发表于 2014-8-8 11:16:23 | 显示全部楼层
五十五.为什么需要电平变换?
1)DSP系统中难免存在5V/3.3V混合供电现象;
2)I/O3.3V供电的DSP其输入信号电平不允许超过电源电压3.3V;
3)5V器件输出信号高电平可达4.4V;
4)长时间超常工作会损坏DSP器件;
5)输出信号电平一般无需变换
努力打造安富莱高质量微信公众号:点击扫描图片关注
回复

使用道具 举报

740

主题

1326

回帖

3546

积分

管理员

春暖花开

Rank: 9Rank: 9Rank: 9

积分
3546
QQ
 楼主| 发表于 2014-8-8 11:17:18 | 显示全部楼层
五十六.电平变换的方法
1总线收发器(Bus Transceiver):
常用器件: SN74LVTH245A8位)、SN74LVTH16245A16位)
特点:3.3V供电需进行方向控制
延迟:3.5ns驱动:-32/64mA
输入容限:5V
应用:数据、地址和控制总线的驱动
2总线开关(Bustch
常用器件:SN74CBTD338410位)、SN74CBTD1621020位)
特点:5V供电无需方向控制
延迟:0.25ns驱动能力不增加
应用:适用于信号方向灵活、且负载单一的应用McBSP等外设信号的电平变换
321切换器(1 of 2 Multiplexer
常用器件:SN74CBT32574位)、SN74CBT1629212位)
特点:实现215V供电无需方向控制
延迟:0.25ns驱动能力不增加
应用:适用于多路切换信号、且要进行电平变换的应用如双路复用的McBSP
4CPLD
3.3V供电但输入容限为5V并且延迟较大:>7ns适用于少量的对延迟要求不高的输入信号
5电阻分压
10KΩ20KΩ串联分压5V×20÷1020≈3.3V

努力打造安富莱高质量微信公众号:点击扫描图片关注
回复

使用道具 举报

740

主题

1326

回帖

3546

积分

管理员

春暖花开

Rank: 9Rank: 9Rank: 9

积分
3546
QQ
 楼主| 发表于 2014-8-8 11:18:27 | 显示全部楼层
五十七.未用的输入/输出引脚的处理
1未用的输入引脚不能悬空不接而应将它们上拉活下拉为固定的电平
1)关键的控制输入引脚ReadyHold应固定接为适当的状态Ready引脚应固定接为有效状态Hold引脚应固定接为无效状态
2)无连接(NC)和保留(RSV)引脚NC 引脚:除非特殊说明这些引脚悬空不接RSV引脚:应根据数据手册具体决定接还是不接
3)非关键的输入引脚将它们上拉或下拉为固定的电平以降低功耗
2未用的输出引脚可以悬空不接
3未用的I/O引脚:如果确省状态为输入引脚则作为非关键的输入引脚处理上拉或下拉为固定的电平;如果确省状态为输出引脚则可以悬空不接
努力打造安富莱高质量微信公众号:点击扫描图片关注
回复

使用道具 举报

740

主题

1326

回帖

3546

积分

管理员

春暖花开

Rank: 9Rank: 9Rank: 9

积分
3546
QQ
 楼主| 发表于 2014-8-8 11:25:35 | 显示全部楼层
DSP系统设计100问
一、时钟和电源
问:DSP的电源设计和时钟设计应该特别注意哪些方面?外接晶振选用有源的好还是无源的好?
答:时钟一般使用晶体电源可用TI的配套电源。外接晶振用无源的好。
问:TMS320LF2407A/D转换精度保证措施。
答:参考电源和模拟电源要求干净。
问:系统调试时发现纹波太大主要是哪方面的问题?
答:如果是电源纹波大加大电容滤波。
问:请问我用5V供电的有源晶振为DSP提供时钟是否可以将其用两个电阻进行分压后再接到DSP的时钟输入端这样做的话时钟工作是否稳定?
答:这样做不好建议使用晶体。
问:一个多DSP电路板的时钟如何选择比较好?DSP电路板的硬件设计和系统调试时的时序问题?
答:建议使用时钟芯片以保证同步。硬件设计要根据DSP芯片的时序选择外围芯片根据时序设定等待和硬件逻辑。

二.干扰与板的布局
问:器件布局应重点考虑哪些因素?例如在集中抄表系统中?
答:可用TMS320VC5402成本不是很高。器件布局重点应是存贮器与DSP的接口。
问:在设计DSPPCB板时应注意哪些问题?
答:1.电源的布置;2.时钟的布置;3.电容的布置;4.终端电路;5.数字同模拟的布置。
问:请问DSP在与前向通道(比如说AD)接口的时候布线过程中要注意哪些问题以保证AD采样的稳定性?
答:模拟地和数字地分开但在一点接地。
问:DSP主板设计的一般步骤是什么?需要特别注意的问题有哪些?
答:1.选择芯片;2.设计时序;3.设计PCB。最重要的是时序和布线。
问:在硬件设计阶段如何消除信号干扰(包括模拟信号及高频信号)?应该从那些方面着手?
答:1.模拟和数字分开;2.多层板;3.电容滤波。
问:在电路板的设计上如何很好的解决静电干扰问题。
答:一般情况下机壳接大地即能满足要求。特殊情况下电源输入、数字量输入串接专用的防静电器件。
问:DSP板的电磁兼容(EMC)设计应特别注意哪些问题?
答:正确处理电源、地平面高速的、关键的信号在源端串接端接电阻避免信号反射。
问:用电感来隔离模拟电源和数字电源其电感量如何决定?是由供电电流或噪音要求来决定吗?有没有计算公式?
答:电感或磁珠相当于一个低通滤波器直流电源可以通过而高频噪声被滤除。所以电感的选择主要决定于电源中高频噪声的成分。
问:讲座上的材料多是电源干扰问题能否介绍板上高频信号布局(Layout)时要注意的问题以及数字信号对模拟信号的影响问题?
答:数字信号对模拟信号的干扰主要是串扰在布局时模拟器件应尽量远离高速数字器件高速数字信号尽量远离模拟部分并且应保证它们不穿越模拟地平面。
问:能否介绍PCB布线对模拟信号失真和串音的影响如何降低和克服?
答:有2个方面1. 模拟信号与模拟信号之间的干扰:布线时模拟信号尽量走粗一些如果有条件2个模拟信号之间用地线间隔。2. 数字信号对模拟信号的干扰:数字信号尽量远离模拟信号数字信号不能穿越模拟地。

三.DSP性能
问:1.我要设计生物图像处理系统选用那种型号较好(高性能和低价格)?2.如果选定TI DSP需要什么开发工具?
答:1.你可采用C54x C55x平台如果你需要更高性能的可采用C6x系列。2.需要EVMsXDS510仿真器。
问:请介绍一种专门用于快速富利叶变换(FFT 数字滤波卷积相关等算法的DSP最好集成12bit以上的ADC功能。
答:如果你的系统是马达/能量控制的我建议你用TMS320LF240x。详情请参阅DSP选择指南:http://www.dspvillage.ti.com/dspguide
问:有些资料说DSP比单片机好但单片机用的比DSP广。请问这两个在使用上有何区别?
答:单片机一般用于要求低的场合4/8位的单片机。DSP适合于要求较高的场合。
问:我想了解在信号处理方面DSPFPGA的优点。
答:DSP是通用的信号处理器用软件实现数据处理;FPGA用硬件实现数据处理。DSP的成本便宜算法灵活功能强;FPGA的实时性好成本较高。
问:请问减小电路功耗的主要途径有哪些?
答:1.选择低功耗的芯片;2.减少芯片的数量;3.尽量使用IDLE
问:用C55设计一个低功耗图像压缩/解压和无线传输的产品同时双向传输遥控指令和其
他信息要求图像30/TFT显示320*240不知道能否实现?若能怎样确定性能?选择周边元器件?确定最小的传输速率?能否提供开发的解决方案?软件核?
答:1.有可能要看你的算法。2.建议先在模拟器上模拟。
问:用DSP开发MP3比较专用MP3解码芯片如何比如成本、难度、周期?谢谢。
答:1.DSP的功能强可以实现附加的功能ebook;2.DSP的性能价格比高;3.难度较大需要算法因此周期较长TI有现成的方案。
问:用DSP开发的系统跟用普通单片机开发的系统相比有何优势?DSP一般适用于开发什么样的系统?其开发周期、资金投入、开发成本如何?与DSP的接口电路是否还得用专门的芯片?
答:1.性能高;2.适合于速度要求高的场合;3.开发周期一般6个月投入一般要一万元左;4.不一定但需要速度较高的芯片。
问:DSP会对原来的模拟电路产生什么样的影响?
答:一方面DSP用数字处理的方法可以代替原来用模拟电路实现的一些功能;另一方面DSP的高速性对模拟电路产生较大的干扰设计时应尽量使DSP远离模拟电路部分。
问:请问支持MPEG-4芯片型号是什么?
答:C55x C6000 DSC2x
问:DSP内的计算速度是快的但是它的I/O口的交换速度有多快呢?
答:主频的1/4左右。

四.技术性问题
问:我有二个关于C2000的问题:1C240C2407RS复位引脚既可输入也可输出直接用CMOS门电路(如74ACT04)驱动是否合适还是应该用OC门(集电极开路)驱动?2、大程序有时运行异常但加一两条空指令就正常是何原因?
答:1OC门(集电极开路)驱动。2、是流水线的问题。
问:1.DSP芯片内是否有单个的随机函数指令?2DSP内的计算速度是快的但是它的I/O口的交换速度有多快呢?SP如何配合EPLDFPGA工作呢?
答:1.没有。2.取决于你所用的I/O。对于HPI传输速率(字节)大约为CPU1/4McBSP位速率(kbps)大约为CPU1/23.你可以级联仿真接口和一个EPLD/FPGA在一起。
请参考下面的应用手册: http://www.ti.com/sc/docs/psheets/abstract/apps/spra439a.htm
问:设计DSP系统时我用C6000系列。DSP引脚的要上拉或者下拉的原则是怎样的?我经常在设计时为某一管脚是否要设置上/下拉电阻而犹豫不定。
答:C6000系列的输入引脚内部一般都有弱的上拉或者下拉电阻一般不需要考虑外部加上拉或者下拉电阻特殊情况根据需要配置。
问:我正在使用TMS320VC5402通过HPI下载代码C5402的内部只提供16K字的存储区请问我能通过HPI把代码下载到它的外部扩展存储区运行吗?
答:不行只能下载到片内。
问:电路中用到DSP有时当复位信号为低时电压也属于正常范围DSP加载程序不成功。电流也偏大有时时钟也有输出。不知为什么?
答:复位时无法加载程序。
问:DSP和单片机相连组成主从系统时需要注意哪些问题?
答:建议使用HPI接口或者通过DPRAM连接。
问:原来的DSP的程序需放在EPROMEPROM的速度难以和DSP匹配。现在是如何解决此问题的?
答:用BootLoad方法解决。
问:我在使用5402DSK一上电不接MIC只接耳机不运行任何程序耳机中有比较明显的一定频率的噪声出现。有时上电后没有出现但接MIC运行范例中的CODEC程序时又会出现这种噪声。上述情况通常都在DSK工作一段时间后自动消失。我在DSP论坛上发现别人用DSK时也碰到过这种情况我自己参照5402DSK做了一块板所用器件基本一样也是这现象请问怎么回事?如何解决?
答:开始时没有有效的程序代码所以上电后是随机状态出现这种情况是正常的。
问:我使用的是TMS320LF2407但是仿真时不能保证每次都能GO MAIN。我想详细咨询一下CMD文件的设置用法还有VECTOR的定义。
答:可能看门狗有问题关掉看门狗。有关CMD文件配置请参考《汇编语言工具》第二章。
问:我设计的TMS320VC5402板子在调试软件时会经常出现存储器错误报告排除是映射的问题是不是板子不稳定的因素?还是DSP工作不正常的问题?如何判别?
答:你可以利用Memoryfill功能填入一些数值然后刷新一下看是不是在变如果是在变化Memory 是有问题。
问:如何解决Flash编程的问题:可不可以先用仿真器下载到外程序存储RAM然后程序代码将程序代码自己从外程序存储RAM写到F240的内部Flash ROM如何写?
答:如果你用F240你可以用下载TI做的工具。其它的可以这样做。
问:C5510芯片如何接入E1信号?在接入时有什么需要注意的地方?
答:通过McBSP同步串口接入。注意信号电平必须满足要求。
问:请问如何通过仿真器把.HEX程序直接烧到FLASH中去?所用DSP5402是否需要自己另外编写一个烧写程序 如何实现?谢谢!!
答:直接写.OUT。是DSP中写一段程序把主程序写到FLASH中。
问:DSP的硬件设计和其他的电路板有什么不同的地方?
答:1.要考虑时序要求;2.要考虑EMI的要求;3.要考虑高速的要求;4.要考虑电源的要求。
问:ADS7811ADS7815ADS8320ADS8325ADS8341ADS8343ADS8344ADS8345哪个可以较方便地与VC33连接完成10个模拟信号的AD转换(要求16bit1毫秒内完成10个信号的采样当然也要考虑价格)?
答:作选择有下列几点需要考虑1. 总的采样率:1ms10个通道总采样率为100K 所有A/D均能满足要求。2. A/DVC33的接口类型:并行、串行。前2A/D为并行接口后几种均为串行接口。3. 接口电平的匹配。前2A/D5V电平VC33不能接口;后几种均可为3.3V电平可与VC33直接接口。
问:DSP的电路板有时调试成功率低于50%连接和底板均无问题如何解决?有时DSPCPLD产生不明原因的冲突如何避免?
答:看来你的硬件设计可能有问题不应该这么小的成功率。我们的板的成功率为95%以上。
问:我们的工程有两人参与开发由于事先没有考虑周全一人使用的是助记符方式编写汇编代码另一人使用的是代数符号方式编写汇编代码请问CCS5000中这二种编写方式如何嵌在一起调试?
答:我没有这样用过我想可以用下面的办法解决:将一种方式的程序先单独编译为.obj文件在创建工程时将这些.obj文件和另一种方式的程序一起加进工程中二者即可一起编译调试了。
问:DSP数据缓冲能否用SDRAM代替FIFO
答:不行
问:ADCDACDSP相连接时要注意什么问题?比如匹配问题以保证A/D采样稳定或D/A码不丢失。
答:1. 接口方式:并行/串行;2. 接口电平必须保证二者一致。
问:用F240经常发生外部中断丢失现象甚至在实际环境中只有在程序刚开始时能产生中几分钟后就不能产生中断。有时只能采取查询的方式请问有何有效的解决方法?改F2407是不是要好些?
答:应该同DSP无关。建议你将中断服务程序简化看一下。
努力打造安富莱高质量微信公众号:点击扫描图片关注
回复

使用道具 举报

0

主题

2

回帖

0

积分

新手上路

积分
0
QQ
发表于 2014-8-27 08:52:13 | 显示全部楼层
[s:151]
回复

使用道具 举报

0

主题

17

回帖

0

积分

新手上路

积分
0
发表于 2014-10-9 17:20:35 | 显示全部楼层
搞个文档有么有
回复

使用道具 举报

29

主题

514

回帖

606

积分

金牌会员

积分
606
QQ
发表于 2019-8-9 14:57:26 | 显示全部楼层
感谢分享,顶起来
Releasing your creativity
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|小黑屋|Archiver|手机版|硬汉嵌入式论坛

GMT+8, 2024-11-1 06:50 , Processed in 0.371151 second(s), 30 queries .

Powered by Discuz! X3.4 Licensed

Copyright © 2001-2023, Tencent Cloud.

快速回复 返回顶部 返回列表