硬汉嵌入式论坛

 找回密码
 立即注册
查看: 1832|回复: 2
收起左侧

[DSP] 求教一个关于FFT算相位的问题

[复制链接]

2

主题

6

回帖

12

积分

新手上路

积分
12
发表于 2020-5-28 10:06:08 | 显示全部楼层 |阅读模式
本帖最后由 haci 于 2020-5-28 10:09 编辑

1. 2路模拟量,频率在30K到40K之间随机变化,现在想测各自的幅值和两者之间的相位差,要求相位差误差正负1度(-90°~90°)
2.看了相关资料,最好要采样点等于整数个周期,但是现在频率随机,这个怎么弄?
3.可以加窗,请教下加窗的话,是针对特定频率加窗吗?如果是针对特定频率加窗,频率又随机,工作量岂不是很大?
4.提高采样点可以提升精度,对于:相位差误差正负1度,双通道同步采样下,采样频率大概要到多少?5.目前还在方案阶段,我是准备用F28335或者STM32F407来做,FPGA加外置ADC不会。


回复

使用道具 举报

1万

主题

6万

回帖

10万

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
106726
QQ
发表于 2020-5-28 10:34:21 | 显示全部楼层
通过加窗降低频率泄露,FFT后通过修正降低栅栏效应。
回复

使用道具 举报

0

主题

1

回帖

1

积分

新手上路

积分
1
发表于 2020-5-30 19:35:39 | 显示全部楼层
离散傅里叶变换的一些基本特征和概念详参《数字信号处理》科班教材。
加窗是指对取样的时域信号信号做处理,不是对变换后的信号在频域上加窗口。。。LZ是不是对这个词有什么误解
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|小黑屋|Archiver|手机版|硬汉嵌入式论坛

GMT+8, 2024-5-2 01:53 , Processed in 0.257959 second(s), 25 queries .

Powered by Discuz! X3.4 Licensed

Copyright © 2001-2023, Tencent Cloud.

快速回复 返回顶部 返回列表