硬汉嵌入式论坛

 找回密码
 立即注册
查看: 567|回复: 7
收起左侧

[技术讨论] 请教硬汉哥和大佬关于ADC输入匹配阻抗的问题。

[复制链接]

22

主题

67

回帖

133

积分

初级会员

积分
133
发表于 2023-7-19 09:48:45 | 显示全部楼层 |阅读模式
当ADC测量电压时,会出现最大输入阻抗的问题,手册中提到


Resolution    Sampling cycle at 35 MHz                    Sampling time at 35 MHz[ns]                         Max. RAIN(1)(2)(Ω)
12 bits              1.5                                                                 43                                                  50
                       3.5                                                                 100                                                 680
                       7.5                                                                 214                                                 2200
                       12.5                                                               357                                                 4700  
                       19.5                                                               557                                                 8200
                       39.5                                                               1129                                               15000
                       79.5                                                               2271                                               33000  
                       160.5                                                             4586                                                50000

如果外部阻抗过大 会导致ADC采样异常, 但是如图的这种这个阻抗应该是怎么算的呢?我要测量R28的电压, 阻抗是R33和R28的并联吗?旁边的电容阻抗是可以忽略不记的吗?
提问.png
回复

使用道具 举报

3

主题

75

回帖

84

积分

初级会员

积分
84
发表于 2023-7-19 11:53:52 | 显示全部楼层
是因为阻抗过大导致电流不够所以adc采样异常?
回复

使用道具 举报

1万

主题

6万

回帖

10万

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
107031
QQ
发表于 2023-7-19 12:01:17 | 显示全部楼层
这个应该是你运放前面的电路影响的吧,运放的特色是低输出阻抗,你的电路也是运放输出接入ADC采集的。可以考虑示波器直接采集这部分看下。
回复

使用道具 举报

22

主题

67

回帖

133

积分

初级会员

积分
133
 楼主| 发表于 2023-7-19 13:32:42 | 显示全部楼层
eric2013 发表于 2023-7-19 12:01
这个应该是你运放前面的电路影响的吧,运放的特色是低输出阻抗,你的电路也是运放输出接入ADC采集的。可以 ...

但是为了成本,会把这个运放去掉,就是电阻与ADC直连,这个时候就会有ADC 输入阻抗的大小的问题了(然后 不同的采样周期有不不同的精度) 。这个RAIN 在这个图中可以理解为这两个电阻的并联吗  因为我要算阻抗匹配。 硬汉哥再次解答一下。感谢
wen.png
回复

使用道具 举报

22

主题

67

回帖

133

积分

初级会员

积分
133
 楼主| 发表于 2023-7-19 17:43:18 | 显示全部楼层
gjeoi 发表于 2023-7-19 11:53
是因为阻抗过大导致电流不够所以adc采样异常?

是的 阻抗太大 影响ADC内部电容的充电速度从而导致ADC误差较大
回复

使用道具 举报

210

主题

1045

回帖

1685

积分

至尊会员

More we do, more we can do.

积分
1685
发表于 2023-7-19 18:48:04 | 显示全部楼层
不清楚你的被测信号类型,阻抗匹配是指源阻抗和负载阻抗相等,信号得到最大功率传输。
回复

使用道具 举报

22

主题

67

回帖

133

积分

初级会员

积分
133
 楼主| 发表于 2023-7-20 17:17:16 | 显示全部楼层
emwin 发表于 2023-7-19 18:48
不清楚你的被测信号类型,阻抗匹配是指源阻抗和负载阻抗相等,信号得到最大功率传输。

检测 输出电流 电压 等
回复

使用道具 举报

1万

主题

6万

回帖

10万

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
107031
QQ
发表于 2023-7-21 09:28:19 | 显示全部楼层
2360985396 发表于 2023-7-19 13:32
但是为了成本,会把这个运放去掉,就是电阻与ADC直连,这个时候就会有ADC 输入阻抗的大小的问题了(然后  ...

Rain这里相当于串进去一个电阻,加大输入阻抗了。

我们的做法一般是弄个大的电阻下拉接地,相当于分压。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|小黑屋|Archiver|手机版|硬汉嵌入式论坛

GMT+8, 2024-5-14 22:26 , Processed in 0.300915 second(s), 29 queries .

Powered by Discuz! X3.4 Licensed

Copyright © 2001-2023, Tencent Cloud.

快速回复 返回顶部 返回列表